b0bf
Открываем документацию на N82802AB/AC и SST49LF004A/8A.
Внимательно читаем разделы AC Timing Specifications и пытаемся найти параметр "время доступа" с цифрами 120 и 70 нс. Не находим такого параметра и таких цифр. Этот "странный" факт легко объясняется тем, что для интерфейса FWH/LPC не существует такого параметра. И тем более таких цифр. Время между началом цикла чтения и появлением данных на шине FWH[3:0] составляет 15 тактов (1-ый такт - старт, 16-ый такт - выдача младшего полубайта). Опять заглядываем в раздел AC Timing Specifications и смотрим параметр CLK cycle time Tcyc=30 ns (min), причем этот параметр одинаков у обеих микросхем. b0bf, вам предупреждение за ложную информацию и явное игнорирование документации.
b0bf
Открываем документацию на N82802AB/AC и SST49LF004A/8A.
Внимательно читаем разделы AC Timing Specifications и пытаемся найти параметр "время доступа" с цифрами 120 и 70 нс. Не находим такого параметра и таких цифр. Этот "странный" факт легко объясняется тем, что для интерфейса FWH/LPC не существует такого параметра. И тем более таких цифр. Время между началом цикла чтения и появлением данных на шине FWH[3:0] составляет 15 тактов (1-ый такт - старт, 16-ый такт - выдача младшего полубайта). Опять заглядываем в раздел AC Timing Specifications и смотрим параметр CLK cycle time Tcyc=30 ns (min), причем этот параметр одинаков у обеих микросхем.
b0bf, вам предупреждение за ложную информацию и явное игнорирование документации.