Есть две мамки под 370 сокет. У одной ресет постоянно в "нулях" стоит, у другой в "единице"(на 815 чипе)
Разбирался по схемам и по монтажу. Но все таки не понял.
1). При старте с PW-on основной reset делает мультик или северный мост после PWGOODA. Какова последовательность появления ресета на мультике и северном мосте.
2). При resete с кнопки reset - чем отличается процудура появление ресета от reseta при включении питания.
а) сначала все сигналы ресета активны, т.е. имеют низкий уровень. Так что изначально они подтянуты к нему чем-то.
б) надо понимать, что ресеты бывают разные - CPU_RST#, PCI_RST#, FWH_RST#, IDE_RST# и т.д. Соответственно, нас интересует FP_RST# (который идет с Front Panel на ЮМ или на мультик) и так скажем "глобальный" ресет. Есть еще сигналы рода PWR_GOOD, которые тоже могут использоваться как RST#'ы, т.к. у PWR_GOOD'ов - высокий уровень = активности сигнала.
Соответственно получается так, что
CPU_RST управляется СМ, т.к. в нем расположен контроллер системной шины и до его снятия явно должен заиниться СМ;
PCI_RST выставляется ЮМ, т.к. именно в нем располагается мост Hub-to-PCI;
ЮМ и мультик получается, что снимают "свои" ресеты раньше всех.
глобально - ничем. Просто когда нажимаем кнопку ресета, то сначала выставляется ресет на ЮМ, а потом по очереди все ресеты на остальных у-вах.
Аццкий ромбовод {:€
Я пока не волшебник - я только учусь! :-P
Хорошо. Если PCI-RESET определяет ЮМ. Можно ли сказать, что отсуствие PCI-RESET на выходе ЮМ означает нерабочий ЮМ (других признаков неисправности ЮМ нет) .Или RESET на ЮМ определяется еще каким то сигналом. Например PWGOOD/
И еще зависимы ли RESEТ на СМ , ЮМ и мультике. Или вырабатываютя каждый по себе.
И еще вопрос обобщающий : как я понял каждое из устройств ЮМ / СМ и мультик вырабатывает свой ресет для своих устройств. ЮМ - за те порты которые к нему подключены, СМ - процессор + память, мультик - мышка , клава, порты ввода вывода.
Зависима ли выработка ресета между ними и как. Является ли PWGOOD основным сигналом для выработки устройствами ресета или еще есть что нибудь.
нет. Вполне возможно, что, например, PCI_RESET# засаживается каким-нибудь нерабочим контроллером. Тот же FireWire, который сейчас очень часто интегриют в виде отдельного чипа на матери.
определяется. Но это зависит от конкретной реализации в исполнении Интела, ВИА или nVidia.
Я сейчас отослал бы Вас к офф. документации.
Но думаю, что полезнее глянуть прикрепленный файл.
Аццкий ромбовод {:€
Я пока не волшебник - я только учусь! :-P
Большое спасибо за приклепленный файл
Кстати , а где вы имели ввиду офф документация ?
Отправить комментарий