В прошлом форуме я тоже метал икру по поводу дуальности Туликов, более 2х процов в дуальной матери, но так какте месаги не вернуть, лишь вверну несколько копеек, по сути выжимку из моих изысканий и мытарств.
1) Кол-во процов, которые можно впихнуть в мать, зависит в первую очередь от процов, точнее от количества ног #BR0,#BR1,#BR2 и т.д. Максимум - 4 (PeniumPro,P2Xeon,P3Xeon), 2 ноги - p2,p3,Cel (mendochino) начиная от копера и до тулика второй ноги пока не найдено.
2) В матери должна должна быть поддержка SMP, в частности, должен стоять IOAPIC контроллер, резведены линии от него к процам, связь ног #BRx между процами, электрическое согласование host-шины (AGTL+) и ессно, поддержка всего это бивисом.
3) Победить ограничение процессорности, заложенной Intel можно, в истории матерестроения такие случаи были, приведу парочку:
3.1 Чипсет ProFusion (8-way) применяется хитрожелтый чипсет собсной конструкции, к которому подключается 2 хостовые шины по 4 проца. Нынче контора выкуплена с потрохами (вроде бы Intel`ом, как и с конторой ServerWorks).
3.2 Убейте, не помню как звалась контора, которая умудрилась сделать 6-ти процовый сервер на PPro/PII, но все 6 процов колбасились на 1 шине. Фишка заключалась в том, что инеженера не мудрствуя лукаво обманули схему процессорного арбитража (он встроен в процы сесмейства P6). Буквально месяц назад выловил древнюю статью про сие чудо, а линк похоже потерял, найду, напишу.
4) Если мать дуальная, то она программно может поддерживать до 16 процов (4 кластера по 4 проца), но в бивис вбито, что их максимум 2. Это собсно минимальные возможности контроллера IOAPIC, который заведует распределением прерываний по процессорам.
В прошлом форуме я тоже метал икру по поводу дуальности Туликов, более 2х процов в дуальной матери, но так какте месаги не вернуть, лишь вверну несколько копеек, по сути выжимку из моих изысканий и мытарств.
1) Кол-во процов, которые можно впихнуть в мать, зависит в первую очередь от процов, точнее от количества ног #BR0,#BR1,#BR2 и т.д. Максимум - 4 (PeniumPro,P2Xeon,P3Xeon), 2 ноги - p2,p3,Cel (mendochino) начиная от копера и до тулика второй ноги пока не найдено.
2) В матери должна должна быть поддержка SMP, в частности, должен стоять IOAPIC контроллер, резведены линии от него к процам, связь ног #BRx между процами, электрическое согласование host-шины (AGTL+) и ессно, поддержка всего это бивисом.
3) Победить ограничение процессорности, заложенной Intel можно, в истории матерестроения такие случаи были, приведу парочку:
3.1 Чипсет ProFusion (8-way) применяется хитрожелтый чипсет собсной конструкции, к которому подключается 2 хостовые шины по 4 проца. Нынче контора выкуплена с потрохами (вроде бы Intel`ом, как и с конторой ServerWorks).
3.2 Убейте, не помню как звалась контора, которая умудрилась сделать 6-ти процовый сервер на PPro/PII, но все 6 процов колбасились на 1 шине. Фишка заключалась в том, что инеженера не мудрствуя лукаво обманули схему процессорного арбитража (он встроен в процы сесмейства P6). Буквально месяц назад выловил древнюю статью про сие чудо, а линк похоже потерял, найду, напишу.
4) Если мать дуальная, то она программно может поддерживать до 16 процов (4 кластера по 4 проца), но в бивис вбито, что их максимум 2. Это собсно минимальные возможности контроллера IOAPIC, который заведует распределением прерываний по процессорам.