Спасибо за линк, есть он у меня, и я писал, что читал его.
Мне надо на kt3 ultra2(MS-6380E), kt3v/kt4v(MS-6712) или знать что там стоит.
Цитата:
это можно представить так, что внутри NB сидит PLL, который "защелкивается" ...
Я знаю что такое PLL.
Надо было мне наверное другие термины и слова выбирать. Просто неохота писать больше чем надо. :oops:
А вот внутреннея схема СМ (NB), помогла бы. Попробую нарисовать (только нужное), подумаю.
Я думаю, что АГП делитель нужен не для формирования AGP clock из FSB, а для (внутренной) синхронизации СМ. Ибо это всё синхронная логика.
Цитата:
CMOS = NVRAM. Последний в ЮМ. Интересно, у этих мат. плат он одинаковый или разный?
Все на kt333 + vt8235. KT4 на kt400, но BIOS один.
О "Set by Strap" я тоже вроде знаю, или я чё не уловил? Прочитать можно в любом нормальном (подробном) даташите.
Цитата:
Мост это запоминает (GPIO?)
Если по даташиту на 8235, то при старте/ресете считываются ноги SDAx и их значения перенаправляются на ноги VADx, ноги SDAx больше не используются ("No internal function"). Ноги VADx используются позже для V-Link'а.
В свою очередь СМ смотрит при старте на VADx и заносит значения в регистры, напр. в 0x54.
Я имел в виду, что меняют биты 7 и 6 в рег. 0x54?
Цитата:
в каком? на kt400 или на kt333? на kt333ce даташита я не встречал
Да все они растут из одного места.
Достаточно посмотреть Revision History.
Я читал на kt333/kt400. А если есть на kt333ce, то нам не достать.
У меня даташит на kt333 rev. 0.41, а в даташите на kt400 упоминается rev. 1.0. Можно читать только на kt400 и сильно не промахнуться.
Теперь о MSI KT3 Ultra2, KT3v. Эти платы выпустили без FSB333, а потом добавили с новым BIOS'ом. На одной нету вообще джамперов(скачал мануал), а их BIOS'ом не добавить. Так что в принципе дело в софте(BIOS'е).
Если кто из читающих это имеет плату kt3 ultra2(MS-6380E) или kt3v/kt4v(MS-6712), скажите пжлст какой клокер на них.
Спасибо за линк, есть он у меня, и я писал, что читал его.
Мне надо на kt3 ultra2(MS-6380E), kt3v/kt4v(MS-6712) или знать что там стоит.
Я знаю что такое PLL.
Надо было мне наверное другие термины и слова выбирать. Просто неохота писать больше чем надо. :oops:
А вот внутреннея схема СМ (NB), помогла бы. Попробую нарисовать (только нужное), подумаю.
Я думаю, что АГП делитель нужен не для формирования AGP clock из FSB, а для (внутренной) синхронизации СМ. Ибо это всё синхронная логика.
Все на kt333 + vt8235. KT4 на kt400, но BIOS один.
О "Set by Strap" я тоже вроде знаю, или я чё не уловил? Прочитать можно в любом нормальном (подробном) даташите.
Если по даташиту на 8235, то при старте/ресете считываются ноги SDAx и их значения перенаправляются на ноги VADx, ноги SDAx больше не используются ("No internal function"). Ноги VADx используются позже для V-Link'а.
В свою очередь СМ смотрит при старте на VADx и заносит значения в регистры, напр. в 0x54.
Я имел в виду, что меняют биты 7 и 6 в рег. 0x54?
Да все они растут из одного места.
Достаточно посмотреть Revision History.
Я читал на kt333/kt400. А если есть на kt333ce, то нам не достать.
У меня даташит на kt333 rev. 0.41, а в даташите на kt400 упоминается rev. 1.0. Можно читать только на kt400 и сильно не промахнуться.
Теперь о MSI KT3 Ultra2, KT3v. Эти платы выпустили без FSB333, а потом добавили с новым BIOS'ом. На одной нету вообще джамперов(скачал мануал), а их BIOS'ом не добавить. Так что в принципе дело в софте(BIOS'е).
Если кто из читающих это имеет плату kt3 ultra2(MS-6380E) или kt3v/kt4v(MS-6712), скажите пжлст какой клокер на них.