В схеме реализована защита для напряжений Vсс ниже порогового значения UVLOVCC (т.е. UVLOVCC - верхний порог) от повреждения процессора при неисправных HS (ХиСпид -- быстрых) МОСФЕТах. Так как по шине подается 12 В, это позволяет блокировать любое напряжения выше порогового значения (UVLOVCC) при включении.
Способность обеспечить защиту выхода при любых условиях, заключается в подаче напряжения по шине 5 VSB (дежурка) когда устройство выключено: 5 В SB присутствует до подачи +12 В и, когда закорочен скоростной МОСФЕТ, LS (ЛоуСпид -- низкоскоростной) МОСФЕТ приводится в действие от 5 В, что обеспечивает надежную защиту нагрузки." Своими словами не даёт +12 V пойти на проц
Своими словами звучит так:
В схеме реализована защита для напряжений Vсс ниже порогового значения UVLOVCC (т.е. UVLOVCC - верхний порог) от повреждения процессора при неисправных HS (ХиСпид -- быстрых) МОСФЕТах. Так как по шине подается 12 В, это позволяет блокировать любое напряжения выше порогового значения (UVLOVCC) при включении.
Способность обеспечить защиту выхода при любых условиях, заключается в подаче напряжения по шине 5 VSB (дежурка) когда устройство выключено: 5 В SB присутствует до подачи +12 В и, когда закорочен скоростной МОСФЕТ, LS (ЛоуСпид -- низкоскоростной) МОСФЕТ приводится в действие от 5 В, что обеспечивает надежную защиту нагрузки." Своими словами не даёт +12 V пойти на проц